基于FPGA的数据采集及处理系统设计 (4)

第一是放大器模块,由于系统一开始采集到的信号均是较为若的低电平信号,为了方便系统的识别、操作和处理,必须要经过放大环节,对信号进行放大处


第一是放大器模块,由于系统一开始采集到的信号均是较为若的低电平信号,为了方便系统的识别、操作和处理,必须要经过放大环节,对信号进行放大处理,然后才能交由系统,使ADC进行满量程工作,因为ADC的方便率有满量程电压来确定。

第二是数模转换模块。因为个人计算机只能识别数字量,对数字量进行处理及控制。正因为此原因,将数模转换环节变得尤为重要。数模转换需要选择合适的数模转换芯片来完成,将放大后的模拟信号采集到后传输到芯片,就可以完成模拟量到数字量的转换。因为数模转换是本系统采样通道的核心环节,因此转换的速率就直接影响着全系统的工作效率,因此对于此环节的设计要考虑的非常周道。

第三是存储模块,是数模转换完成后存储数字量的地方,数据处理设备可以通过与之对于的接口总线完成对数字量的提取,进行处理分析[6]。因此高效的采集电路可以提高整个系统的运行速度。

第四个是时序电路,系统的正常运和正确高效的逻辑时序密切相关,而一旦定时出现故障那么就会严重扰乱系统,轻则影响精度,重则完全系统崩溃。因为系统所有的逻辑信号都建立在时序信号的基础上。